Anonim

Tenison EDA sa at dets VTOC-verktøy vil tillate designere å lage effektive C-modeller av maskinvaren sin, og fremskynder både programvare for skriving og bekreftelse.

Mange nettbaserte verktøy kan gjøre dette, sa Jeremy Bennett, administrerende direktør i Tenison, men de kan ikke hele språket, eller de er veldig ineffektive.

En effektiv Verilog to C-omformer kan være nyttig for tre grupper av brukere, sa Bennett: Asic og SoC-utviklere; immaterielle eiendommer; og SystemC brukere.

n

I det første tilfellet blir programvareutviklere tvunget til å vente mens maskinvaren er opprettet. VTOC vil la programvareingeniører bruke C-modeller for å utvikle maskinvaren og begynne å kode tidligere.

Dette er et mye billigere alternativ enn å bruke emulering, er raskere enn simulering og kommer i en form som programvareingeniører er komfortable med.

Dernest må IP-hus gi C-modeller av designene sine for at kjøpere kan teste og verifisere maskinvaren. Å kode en C-modell kan være tidkrevende og er utsatt for feil.

Til slutt, for firmaer som begynner å bruke SystemC, gjør verktøyet det mulig å bruke gjenstående Verilog-kode på nytt i nye design.

VTOC er basert på generell kompilerteknologi utviklet fra flere års arbeid av Cambridge Universitys Dr. David Greaves. I sin nåværende form kan Verilog bli C, C + eller til og med SystemC. Det gjør en komplett parallell til seriell sammenstilling, sa Bennett.