Anonim

Toshiba hevder å ha utviklet den første konfigurerbare mikroprosessorkjernen for å oppnå en klokkehastighet på 1 GHz. Samtidig introduserer Tensilica 600-700MHz del.

Prosessorkjernen er basert på firmaets Media embedded Processor (MeP) -arkitektur som den er målrettet mot digitale forbruker-SoC-applikasjoner. Toshiba har økt antall instruksjonsutføringsrørledningssteg til ni, fra fem i den forrige MeP-prosessorkjernen.

Den nåværende implementeringen av kjernen ble produsert med 65nm prosessteknologi. Det er designet med registeroverføringsnivåbeskrivelse (RTL) og kan produseres med annen prosessteknologi, inkludert 90nm teknologi.

n

Denne uken har Tensilica kunngjort at den konfigurerbare Xtensa-prosessoren har blitt bevist i 90nm designstrømmer. Den resulterende 32-bits prosessoren hadde en klokkefrekvens på 600-700MHz, avhengig av silisium.

Selskapet sa også at det har forbedret sin automatiserte konfigurerbare prosessordesignmetodikk for å imøtekomme 90nm designutfordringer. Forbedringer inkluderer automatisk innsetting av finkornet klokkeport gjennom Xtensa LX-kjernen og eventuelle utvidelser, ved hjelp av Synopsys Power Compiler-verktøy.