Anonim

LSI Logic ups ZSP kodetetthet for multimedia design Richard Wilson
LSI Logic har utvidet sin familie av digitale signalprosessor (DSP) kjerner i sin ZSP-arkitektur med en lav effekt, høy tetthetskjerne skreddersydd for applikasjoner i forbrukermultimedia og mobiler.
Kalt ZSP500, er det basert på en åttetrinns rørledningsarkitektur med skalerbare program- og datastier, og brukerkonfigurerbart minne. Kjernen, produsert på en 0, 11 mikron prosess, kjører med klokkehastigheter på opptil 400MHz.
Kodetettheten er på det høyeste nivået av alle sine DSP-kjerner, sier firmaet.
I følge Will Strauss, president i markedsundersøkelsesfirmaet Forward Concepts: "Kodetetthet er et viktig designkriterium i valg av innebygde prosessorer siden minnestørrelse direkte driver systemkostnader som er avgjørende i applikasjoner med høyt volum."